آموزش طراحی CMOS VLSI و سیستم های فرعی مدارهای دیجیتال

CMOS VLSI Design & Sub Systems of Digital Circuits

نکته: آخرین آپدیت رو دریافت میکنید حتی اگر این محتوا بروز نباشد.
نمونه ویدیوها:
توضیحات دوره: بهترین دوره آموزشی VLSI برای شروع کار خود در طراحی VLSI و زیرسیستم های مدارهای MOS (شماتیک، استیک، طرح بندی) فرآیند برنامه ریزی اولیه یا فرآیند ساخت یک تراشه یکپارچه ویژگی های الکتریکی پایه MOS و مدارهای BiCMOS MOS و فرآیند طراحی مدار BiCMOS (شامل St. طرح ها) مدارهای پایه مدارهای NMOS، PMOS و CMOS و مقیاس بندی مدارها طراحی زیرسیستم مدارهای دیجیتال (شامل مدارهای دیجیتال ترکیبی) پیش نیازها:علاقه به الکترونیک اولیه اما بدون نیاز به تخصص.

نحوه تسلط بر سیستم VLSI طراحی زیرسیستم های مدارهای دیجیتال و طراحی مدارهای مختلف مانند ترکیبی و ترتیبی و غیره را بیاموزید. در این دوره آموزشی طراحی ادغام در مقیاس بسیار بزرگ را از ابتدا یاد می گیرید و همچنین تک تک جزئیات را به صورت مرحله به مرحله پوشش می دهید. رویه مرحله امروزه فناوری یکپارچه سازی در مقیاس بسیار بزرگ روز به روز در حال ظهور یا رشد است. شما نمی توانید بدون زیرسیستم های طراحی پایه VLSI مدارهای دیجیتال یا حتی الکترونیک و مدارهای مجتمع تصور کنید زیرا استفاده از ابزارهای الکترونیکی اکنون به بخشی از روال روزانه ما تبدیل شده است. بنابراین ما برای طراحی مانند ابزارهای الکترونیکی قابل حمل و سایر ابزارها برای اهداف مختلف به سیستم VLSI Design SubSystems of Digital Circuits بسیار وابسته هستیم. مدارهای مجتمع سیلیکونی طراحی مدارهای دیجیتالی را ممکن می‌سازد که ممکن است از نظر فضا، انرژی مورد نیاز و هزینه بسیار پیچیده و مقرون به صرفه‌تر و بالقوه بسیار سریع باشند. حوزه های کاربردی گسترده مانند پردازش سیگنال دیجیتال، ارتباطات آنالوگ و دیجیتال و همچنین در پردازش ویدیویی و غیره. مدارهای مربوط به نیمه هادی اکسید فلزی (MOS) الزامات را برآورده می کنند، اما هنوز با پیشرفت های مداوم و تحقیقات در ساخت در حال تحقیق هستند به طوری که سایر تکنیک ها عمدتاً در حال تطبیق هستند. با فناوری آرسنید گالیم، از جمله استفاده از موادی غیر از سیلیکون برای تولید مدارهای مجتمع. . بنابراین برای رشد بهتر به خصوص برای افراد مرتبط با الکترونیک و کامپیوتر، نیاز به یادگیری سیستم های VLSI طراحی زیرسیستم های مدارهای دیجیتال است. بنابراین کسانی که می خواهند در زمینه طراحی VLSI مستقر شوند، یادگیری این مفاهیم ضروری است. بنابراین از این به بعد سفر خود را با این دوره شروع کنید.

در این دوره می‌توانید رفتار مدارهای MOS را با جزئیات یاد بگیرید و همچنین می‌توانید پس از اتمام این دوره به درک بهتری دست پیدا کنید.

این دوره این موضوعات را پوشش می دهد

خواص الکتریکی پایه نیمه هادی اکسید فلزی (MOS) و مدارهای نیمه هادی دوقطبی و اکسید فلزی

رابطه جریان و ولتاژ و ویژگی های آن

منطقه غیراشباع

منطقه اشباع شده

روابط رسانایی ترانزیستور نیمه هادی اکسید فلز و رسانایی خروجی.

ترانزیستور عبور

ویژگی های اینورتر

تعیین سهمیه کشش به بالا تا پایین آمدن برای NMOS که توسط اینورتر NMOS دیگر هدایت می شود.

برای یک اینورتر NMOS که توسط یک اینورتر NMOS دیگر با استفاده از ترانزیستور پاس هدایت می‌شود، نسبت بالا به پایین بکشید.

نیمه هادی اکسید فلزی مکمل به عنوان اینورتر و ویژگی های آن

رسانایی عبوری و رسانایی خروجی

اشکال جایگزین کشش

مدارهای اینورتر نیمه هادی اکسید فلزی دوقطبی و مکمل.

لایه‌های MOS و رمزگذاری رنگ NMOS با طرح‌های طرح‌بندی STICK AND mask

لایه‌های MOS و کدگذاری رنگی CMOS با طرح‌های طرح‌بندی STICK و ماسک

مجموعه قوانین نمودار چوب

اینورتر Nmos شماتیک و نمودار چسب

نمودار شماتیک و چسبناک NAND

عملکرد not nor یا gates

نمودار برای دروازه NOR و OR

اینورتر Cmos شماتیک و نمودار چسب

CMOS NAND شماتیک و نمودار چوب

نمودار چوب پیچ خورده CMOS NAND و سایر مدل های اصلاح شده چوب برای NAND.

عملیات CMOS NAND.

عملکرد CMOS NOR و نمودار چسب

چرا قوانین طراحی لازم است؟

قوانین چیدمان مبتنی بر لامبدا

اینورتر CMOS و طرح‌بندی‌های CMOS- NAND

طرح بندی CMOS- NOR

مقاومت ورق

مقاومت ورق اعمال شده به ترانزیستورهای Mos

مقاومت ورق برای اینورتر MOS حالت تخلیه

مقاومت ورق برای اینورتر CMOS

ظرفیت سطح لایه ها و ظرفیت خازنی استاندارد در فناوری های مختلف

برخی ظرفیت‌های منطقه

خازن فضای چند لایه

تأخیر زمانی در مدارهای MOS

تأخیر جفت اینورتر با استفاده از NMOS

تأخیر جفت اینورتر CMOS

تاخیر برآورد زمان افزایش

تخمین زمان سقوط و رابطه b/w زمان افزایش و سقوط

راندن بارهای خازنی بزرگ

آبشاری از اینورتر برای شرایط N- زوج و فرد

شرایط تاخیر جفت در اینورترهای آبشاری برای NMOS

شرایط تاخیر جفت برای اینورتر آبشاری CMOS

Super buffers چیست؟

بافرهای فوق العاده در حالت معکوس، حالت غیر معکوس

مقیاس‌سازی برای پارامترهای دستگاه چیست

مولد برابری و بلوک دیاگرام آن مولد برابری در سلول یک بیتی

اجرای مولد برابری با Nmos و CMOS همراه با نمودار چوب

منطق داوری اتوبوس و انواع منطق داوری اتوبوس چیست؟

منطق داوری اتوبوس، جدول حقیقت، بیان منطقی، نمودار استیک، n بیت BAL

طراحی مالتی پلکسرهای 2:1 و 4:1 با نمودار شماتیک و چسبنده

طراحی جمع کننده 4 بیتی (جمع کننده حمل ریپل)

طراحی جمع کننده 4 بیتی (جمع کننده حمل ریپل)

طراحی جمع‌کننده بار جلو با نمودار شماتیک CMOS-part2



در حین یادگیری دوره، هر گونه شک و تردیدی را بپرسید

یادگیری مبارک!

آموزش Skill Gems

PUDI V V S NARAYANA



سرفصل ها و درس ها

فرآیند برنامه ریزی اولیه برای ساخت C Basic Plannar process for making of C

  • ساخت آی سی با استفاده از تکنولوژی Plannar Fabrication of IC using plannar technology

  • رشد اپیتاکسیال Epitaxial growth

  • اکسیداسیون حرارتی Thermal oxidation

  • فتولیتوگرافی Photolithography

  • انتشار Diffusion

  • کاشت یون Ion implantation

  • متالیزاسیون Metalization

  • تست بسته بندی باندینگ Testing bonding packaging

  • ساخت NMOS NMOS fabrication

  • ساخت CMOS CMOS fabricarion

خواص الکتریکی پایه مدارهای MOS و BiCMOS و مفاهیم آن Basic Electrical properties of MOS and BiCMOS circuits and its concepts

  • معرفی Introduction

  • شناسه در مقابل واقعیت Vds در شرایط غیر اشباع Ids versus Vds realtion in non saturated condition

  • شناسه در مقابل واقعیت Vds در شرایط اشباع Ids versus Vds realtion in saturated condition

  • سوالات vlsi design unit2.1 vlsi design unit2.1 questions

  • مسابقه 2 quiz2

  • gm و gds gm and gds

  • اینورتر nmos nmos inverter

  • nmos که توسط nmos دیگری هدایت می شود nmos driven by another nmos

  • ترانزیستور پاس pass transistor

  • mnos توسط یک ترانزیستور nmos دیگر با استفاده از ترانزیستورهای عبور هدایت می شود mnos driven by another nmos transistor using pass transistors

  • اشکال جایگزین کشش alternative forms of pull up

  • اشکال جایگزین pull up ادامه، alternative forms of pull up contd.,

  • کاراکترهای انتقال ولتاژ اینورتر CMOS و نقطه آستانه سوئیچینگ آن CMOS inverter voltage transfer characters and its switching threshold point

  • اینورترهای Bicmos Bicmos inverters

  • اتصال در مدارهای CMOS Latch up in CMOS circuits

فرآیند طراحی مدار MOS و BiCmos (شامل نمودارهای چوبی و طرح‌بندی) MOS and BiCmos circuit design process (including stick diagrams and layouts)

  • لایه‌های mos و کدگذاری رنگ NMOS با طرح‌های طرح‌بندی STICK AND mask mos layers and NMOS color encoding with STICK AND mask layout schems

  • لایه‌های mos و کدگذاری رنگی CMOS با طرح‌های طرح‌بندی STICK و mask mos layers and CMOS color encoding with STICK and mask layout schems

  • مجموعه قوانین نمودار چوب stick diagram rule set

  • اینورتر Nmos شماتیک و نمودار چسب Nmos inverter schematic and stick diagram

  • نمودارهای شماتیک و چسبناک NAND NAND schematic and stick diagrams

  • عملیات not nor یا دروازه ها operation of not nor or gates

  • نمودار چوبی برای دروازه NOR و OR Stick diagram for NOR and OR gate

  • شماتیک و نمودار چسب اینورتر cmos cmos inverter schematic and stick diagram

  • CMOS NAND شماتیک و نمودار چوبی CMOS NAND schematic and stick diagram

  • نمودار چوب پیچ خورده CMOS NAND و سایر مدل های اصلاح شده چوب برای NAND CMOS NAND twisted stick diagram and other modified models of sticks for NAND

  • عملیات CMOS NAND CMOS NAND operation

  • CMOS NORعملیات و نمودار چسب CMOS NORoperation and stick diagram

  • چرا قوانین طراحی مورد نیاز است؟ why design rules needed?

  • قوانین چیدمان مبتنی بر لامبدا lambda based layout rules

  • اینورتر CMOS و طرح‌بندی‌های CMOS-NAND CMOS inverter and CMOS- NAND layouts

  • طرح بندی CMOS- NOR CMOS- NOR layout

مدارهای پایه 0f مدارهای CMOS و مقیاس بندی آن. مدارها (تاخیر، Rs، درایورها) Basic circuits 0f CMOS Circuits & its scaling. of circuits (Delay,Rs,drivers )

  • مقاومت ورق sheet resistsnce

  • مقاومت ورق به ترانزیستورهای Mos اعمال می شود sheet resistance applied to Mos transistors

  • مقاومت ورق برای اینورتر MOS حالت تخلیه sheet resistance for depletion mode MOS inverter

  • مقاومت ورق برای اینورتر CMOS sheet resistance for CMOS inverter

  • ظرفیت مساحت لایه ها و ظرفیت خازنی استاندارد در فناوری های مختلف Area capacitance of layers and standard capacitance in different technologies

  • برخی از ظرفیت های منطقه some area capacitances

  • ظرفیت سطح چند لایه multil layer area capacitance

  • تاخیر زمانی در مدارهای MOS time delay in MOS circuits

  • تاخیر جفت اینورتر با استفاده از NMOS inverter pair delay using NMOS

  • تاخیر جفت اینورتر CMOS CMOS inverter pair delay

  • تاخیر تخمین زمان افزایش Rise time estimation delay

  • برآورد زمان پاییز معامله و رابطه b/w زمان افزایش و سقوط Fall time estimation dealy and relation b/w rise and fall time

  • راندن بارهای خازنی بزرگ Driving of large capacitive loads

  • آبشاری از اینورترها cascaded of inverters

  • آبشاری اینورتر برای شرایط N- زوج و فرد cascaded of inverter for N-even and odd conditions

  • شرایط تاخیر جفت به اینورترهای آبشاری برای NMOS condition of pair delay to cascaded inverters for NMOS

  • شرایط تاخیر جفت برای اینورتر آبشاری CMOS Condition of pair delay for CMOS cascaded inverter

  • بافرهای فوق العاده super buffers

  • بافرهای فوق العاده در حالت معکوس super buffers in inverting mode

  • بافرهای فوق العاده در حالت غیر معکوس super buffers in non inverting mode

  • پوسته پوسته شدن چیست what is scaling

  • مقیاس بندی برای پارامترهای دستگاه scaling for device parameters

زیرسیستم ها Subsystems

  • مولد برابری و بلوک دیاگرام آن parity generator and its block diagram

  • مولد برابری در سلول یک بیتی parity generator iin one-bit cell

  • پیاده سازی مولد برابری با Nmos و CMOS به همراه نمودار استیک Implementation of Parity generator with Nmos and CMOS along with stick diagram

  • منطق داوری اتوبوس و انواع منطق داوری اتوبوس چیست؟ What is Bus Arbitration logic and types of Bus arbitration logic?

  • منطق داوری اتوبوس، جدول حقیقت، بیان منطقی، نمودار استیک، n بیت BAL Bus arbitration logic ,truth table,logic expression,stick diagram, n-bit BAL

  • طراحی مالتی پلکسرهای 2:1 و 4:1 با نمودار شماتیک و چوبی Design of Multiplexers 2:1 and 4:1 with schematic and stick diagram

  • طراحی جمع کننده 4 بیتی (Ripple Carry Adder) design of 4 bit adder (Ripple carry adder)

  • طراحی جمع کننده 4 بیتی (Ripple Carry Adder) ادامه، design of 4 bit adder (Ripple carry adder) contd.,

  • طراحی قسمت 1 جمع کننده نگاه به جلو design of carry look ahead adder part-1

  • طراحی جمع‌کننده نگاه به جلو با نمودار شماتیک CMOS-part2 Design of carry look ahead adder with CMOS schematic diagram-part2

نمایش نظرات

آموزش طراحی CMOS VLSI و سیستم های فرعی مدارهای دیجیتال
جزییات دوره
11 hours
71
Udemy (یودمی) Udemy (یودمی)
(آخرین آپدیت)
159
4.2 از 5
دارد
دارد
دارد
جهت دریافت آخرین اخبار و آپدیت ها در کانال تلگرام عضو شوید.

Google Chrome Browser

Internet Download Manager

Pot Player

Winrar

SkillGems Education SkillGems Education

استادیار ، نویسنده ، Blogger & Life CoachP V V S Narayana ، از نظر حرفه ای معلم است و بعنوان نویسنده ، YouTuber ، Blogger ، کارآفرین فعالیت می کند. او به عنوان استادیار در کالج مهندسی مشغول به کار است. وی از معتبرترین مutesسسات کوزرا و در NPTEL دارای گواهی شخصی است وی مدرک کارشناسی ارشد را در VLSI & EMBEDDED SYSTEMS بدست آورد و از سال 2000 در مشاغل مختلف در زمینه آموزش شرکت داشته است. وی دانش عمیقی در زمینه الکترونیک ، سیستم های جاسازی شده ، مناطق VLSI دارد. او شیوه تدریس عملی را توسعه داده است. او همیشه به دانش آموزان انگیزه می دهد و با انجام کار دانش آموزان خود را به یادگیری دعوت می کند. او در زمینه خود متخصص است و بسته به نیاز می تواند مدارهای الکترونیکی و دیجیتالی را طراحی کند. او همچنین علاقه مند به یادگیری و تحقیق در مورد بهینه سازی موتور جستجو ، سیستم های مدیریت محتوا مانند وردپرس و افراد هک رشد بود.