آموزش تسلط بر سوالات مصاحبه دیجیتال VLSI، ASIC و Verilog

Mastering Digital VLSI, ASIC and Verilog Interview Questions

نکته: آخرین آپدیت رو دریافت میکنید حتی اگر این محتوا بروز نباشد.
نمونه ویدیوها:
توضیحات دوره: SOC، تجزیه و تحلیل زمان‌بندی استاتیک، سنتز، FPGA، منطق، ECOs، HDL، طراحی دیجیتال، تقاطع دامنه ساعت، طراحی کم مصرف دسترسی به بهترین و انتخاب‌شده ASIC/پرسش‌های مصاحبه طراحی دیجیتال مخاطبان را به‌طور کامل آماده کنید تا داوطلب بسیار مطمئن است که وارد مصاحبه می شود توضیح دقیق ترفندهای مورد استفاده برای تجزیه و تحلیل و حل سوالات پیچیده طراحی منطقی که می تواند در بسیاری از مشکلات مشابه دیگر اعمال شود. مصاحبه کنندگان پیش نیازها: دانشجویان باید حداقل یک دوره پیش نیاز طراحی دیجیتال/ASIC را گذرانده باشند و درک خوبی از فلیپ فلاپ ها، گیت های منطقی، موکس ها، FIFO ها، حافظه ها، زمان بندی استاتیک، سنتز، DFT و غیره داشته باشند.

آیا می‌خواهید به همه سؤالاتی که در شرکت‌های بزرگ فناوری پرسیده می‌شود دسترسی داشته باشید؟ آیا می خواهید با ورود به فرآیند مصاحبه، اعتماد به نفس بالایی داشته باشید؟ آیا می‌خواهید تمام مصاحبه‌ها را ACE کنید و بهترین پیشنهاد(های) ممکن را دریافت کنید؟

اگر پاسخ شما به هر یک از این سوالات "بله" است، پس این دوره برای شماست!

این دوره شما را با بسیاری از مشکلات منطقی، طراحی و معماری دیجیتال VLSI آشنا می کند. این دوره نه تنها شما را آماده می کند، بلکه فرآیند فکر شما را در هنگام به کارگیری دانش خود برای حل مسائل دنیای واقعی در دنیای ASIC/Digital Design افزایش می دهد. بسیاری از تکنیک‌های کدگذاری System Verilog که به شما کمک می‌کند نحوه استفاده از پارامترها و نوشتن RTL را برای مقیاس‌پذیری و پیکربندی مجدد درک کنید که به دانش‌آموزان کمک می‌کند خود را از نامزدهای رقیب متمایز کنند.

سوالات این دوره ریزمعماری، تکنیک‌های طراحی، کدگذاری RTL، گیتینگ نیرو، سنتز، جریان UPF، DFT، ECOs را در بر می‌گیرد و در عین حال مقیاس‌بندی و طراحی مدولار را در نظر می‌گیرید. توسعه این تکنیک ها و طرز فکر طراحی در صنعت سال ها طول می کشد.

در نهایت، این دوره به صورت هفتگی به تکامل خود ادامه خواهد داد. سخنرانی‌های جدید با جدیدترین سؤالات و راه‌حل‌ها هر هفته اضافه می‌شود تا به شما کمک کند با سؤالات شرکت‌های بزرگ فناوری همراه باشید.



سرفصل ها و درس ها

معرفی Introduction

  • معرفی Introduction

  • چگونه دوره تکامل خواهد یافت How The Course Will Evolve

مفاهیم طراحی ASIC ASIC Design Concepts

  • Async در مقابل همگام سازی بازنشانی می شود Async Vs. Sync Resets

  • آیا بازنشانی های Async به همگام سازی با Clk محلی نیاز دارند؟ Do Async Resets Need Synchronization To Local Clk?

  • تفاوت بین AHB و AXI چیست؟ What Is The Difference Between AHB & AXI

  • چه اتفاقی می افتد اگر تخصیص مسدود برای منطق ترتیبی استفاده شود؟ What Happens If Blocking Assignments Are Used For Sequential Logic?

  • چگونه بین عبارات "مورد" و "اگر غیر از این" انتخاب کنیم؟ How To Choose Between "Case" And "If-else" Statements?

سوالات طراحی منطقی Logic Design Questions

  • طراحی INV، AND & OR Gate با استفاده از 2:1 Mux Design INV, AND & OR Gate Using 2:1 Mux

  • یک D-FF را به فلیپ فلاپ تبدیل کنید Convert A D-FF Into A Toggle Flip Flop

  • Ckt را طراحی کنید تا لبه سقوط پالس را با 2 سیکل ساعت به تاخیر بیندازد Design A Ckt To Delay The Falling Edge Of The Pulse By 2 Clock Cycles

  • یک مدار "انتقال" طراحی کنید Design A "Transitions" Circuit

  • یک آشکارساز پیشرو "1" Ckt برای گذرگاه ورودی 8 بیتی طراحی کنید Design A Leading ‘1’ Detector Ckt For 8-bit Input Bus

  • طراحی A Divide-by-3 Clk Design A Divide-by-3 Clk

  • یک Clk تقسیم بر 3 با چرخه وظیفه 50٪ طراحی کنید Design A Divide-by-3 Clk With 50% Duty Cycle

  • یک شمارنده 8 بیتی Skip-By-3 را پیاده سازی کنید Implement A 8-Bit Skip-By-3 Counter

  • یک مدار Clk تقسیم بر 2/3 طراحی کنید Design A Divide-by-2/3 Clk Circuit

  • چگونه می توان نقض زمان بندی ناشی از یک سیگنال بسیار دیرهنگام را برطرف کرد؟ How To Fix Timing Violation Caused By A Very Late Signal?

  • عمق FIFO را محاسبه کنید؟ (قاب سایز انفجار) Calculate The FIFO Depth? (Burst Size Case)

  • عمق FIFO را محاسبه کنید؟ Calculate The FIFO Depth?

  • طراحی MinMax4 با کامپوننت های MinMax2 Design A MinMax4 With MinMax2 Components

  • طراحی مدار MinMax6 (سوال جایزه) Design A MinMax6 Circuit (Bonus Question)

  • یک مدار با حداقل منطق طراحی کنید؟ Design A Circuit With Minimum Logic?

  • چگونه محتویات "X" و "Y" را مبادله خواهید کرد؟ How Will You Exchange The Contents Of "X" And "Y"?

  • باینری یا خاکستری: کدام شمارنده N بیتی انرژی بیشتری مصرف می کند؟ Binary Or Gray: Which N-bit Counter Consumes More Power?

  • یک Ckt طراحی کنید تا تعداد 1 ها را در یک بردار 7 بیتی بشمارید؟ Design A Ckt To Count The Number of 1's In A 7-bit Vector?

  • یک Ckt برای شمارش تعداد 1 در یک اتوبوس طراحی کنید Design A Ckt To Count The Number of 1's In A Bus

  • یک آشکارساز مدار تاخیر تصادفی طراحی کنید Design A Random Delay Circuit Detector

  • برای تشخیص عدم تطابق سیم‌کشی به چند الگو نیاز است؟ How Many Pattern Are Required To Detect A Wiring Mismatch?

  • پیاده سازی یک دنباله فیبوناچی در سیستم Verilog Implement A Fibonacci Sequence In System Verilog

  • یک Ckt برای شمارش لبه های در حال افزایش طراحی کنید Design A Ckt To Count Rising Edges

  • مداری را برای شمارش لبه های صعود و سقوط طراحی کنید Design A Circuit To Count Rising And Falling Edges

  • یک Ckt برای تشخیص الگوی 10110 طراحی کنید Design A Ckt To Detect Pattern 10110

  • Clock Domain Crossing Implementation Gotcha-1 Clock Domain Crossing Implementation Gotcha-1

  • چگونه یک تنظیم مجدد نرم به DFF اضافه کنیم How To Add A Soft Reset To DFF

نمایش نظرات

آموزش تسلط بر سوالات مصاحبه دیجیتال VLSI، ASIC و Verilog
جزییات دوره
4.5 hours
34
Udemy (یودمی) Udemy (یودمی)
(آخرین آپدیت)
569
4.6 از 5
ندارد
دارد
دارد
Life Skills
جهت دریافت آخرین اخبار و آپدیت ها در کانال تلگرام عضو شوید.

Google Chrome Browser

Internet Download Manager

Pot Player

Winrar

Life Skills Life Skills

مهندس با حرفه، بشارت در قلب