آموزش طراحی منطق دیجیتال مدارهای دیجیتال

دانلود Digital Logic Design of Digital Circuits

نکته: آخرین آپدیت رو دریافت میکنید حتی اگر این محتوا بروز نباشد.
نمونه ویدیوها:
توضیحات دوره: آشنایی با طراحی منطق دیجیتال و مدارهای دیجیتال از ابتدا به همراه VHDL بررسی مدارهای دیجیتال قضایای بولی، توابع طراحی مدارهای منطق ترکیبی طراحی مدارهای منطق متوالی مقدمه ای بر برنامه نویسی VHDL پیش نیازها: برای یادگیری این دوره نیازی به دانش قبلی ندارید.

در این دوره الکترونیک دیجیتال و طراحی منطقی با VHDL، دانشجویان مفاهیم الکترونیک دیجیتال را از ابتدا یاد می‌گیرند و همچنین مفاهیم برنامه‌نویسی VHDL را برای طراحی مدارهای دیجیتال با نوشتن برنامه‌ها به صورت متنی و نگاشت دیجیتال با این زبان جلویی یاد می‌گیرند. VHDL. در هر زبان برنامه نویسی، ما به یک پایه قوی از اصول، به ویژه استفاده از نحو نیاز داریم. هنگامی که در استفاده صحیح از نحو به اندازه کافی قوی باشید، دانش آموزان احساس راحتی می کنند و نوشتن برنامه ها را آسان می کنند. امروزه همه جا پر از مدارهای دیجیتالی است که در سیستم ها تعبیه شده است. بدون دیجیتال، ما نمی توانیم زندگی خود را تصور کنیم. اگر واقعاً به الکترونیک دیجیتال و رفتار مدارهای دیجیتال و نحوه طراحی مدارهای دیجیتال علاقه دارید، این دوره کاملاً برای شما مناسب است. این دوره به شکل زیر طراحی شده است.

ساختار دوره:

بخش 1 : در این بخش بخشی از الکترونیک دیجیتال. شما ممکن است در مورد سیستم و سیستم های دیجیتال و همچنین درک اولیه سیستم های اعداد یاد بگیرید، پس از آن تبدیل سیستم های اعداد به وضوح مانند اعشار به هر ریشه و هر ریشه به اعشار مورد بحث قرار خواهد گرفت. نمایش داده های بعدی مانند قدر علامت، تکنیک های مکمل علامت 1 و علامت 2 در اینجا مورد بحث قرار می گیرد. محاسبات باینری مانند جمع، تفریق، ضرب و تقسیم به همراه کدهای باینری مختلف به وضوح توضیح داده شده است.

بخش 2: در این بخش، بخشی از الکترونیک دیجیتال؛ قضایای بولی و توابع آنها و همچنین مجموع حاصلضرب، اشکال (SOP) و حاصل ضرب مجموع (POS) شکل می‌گیرد و همچنین می‌توانید تبدیل را یاد بگیرید. از SOP به SSOP/CSOP و همچنین POS به فرم های SPOS/CPOS و غیره، البته دوگانه تابع بولی و قوانین د مورگان نیز توضیح داد. در ادامه گیت های منطقی پایه و جداول صدق آنها و. معادل سازی گیت های پایه یا گیت های جایگزین برای گیت های پایه و پیاده سازی های مدار منطقی مختلف با گیت های مورد بحث. به حداقل رساندن عبارات منطق بولی، تبدیل های خاکستری به باینری برعکس. بررسی اجمالی متغیر نقشه Karnaugh k-map 2 متغیر k-map 3 متغیر k-map 4 متغیر k-map مورد بحث قرار گرفت.

بخش 3 در این بخش، بخشی از الکترونیک دیجیتال؛ به اجرای مدارهای منطق ترکیبی می پردازد، مانند روش تحلیل طراحی برای طراحی مدار منطق ترکیبی نیم جمع کننده، جمع کننده کامل، نیم تفریق کننده، تفریق کننده کامل و باینری موازی. جمع کننده .با استفاده از جمع کننده های باینری پیاده سازی مدارهای ترکیبی مکمل 1'sc و 2's designed.circuits. جمع کننده - تفریق کننده با جمع کننده های باینری موازی با استفاده از ورودی کنترل توضیح داده شده است. در ادامه معرفی رسیور رسیور 2 به 4، رسیور 3 تا 8 و رسیور 3 تا 8 است.

بخش 4: مدار متوالی و ساعت و همچنین روش‌های راه‌اندازی چیست و در مورد چفت مانند لچ SR، لچ D، استفاده از گیت‌های ناند و همچنین فلیپ فلاپ‌ها برای SR، JK، D، T بحث شد.

بخش 5: در این بخش، بخشی از الکترونیک دیجیتال: به مبانی برنامه نویسی VHDL می پردازد. بخش اول مربوط به داخل کد اصلی است. در حالی که مورد دوم ممکن است کتابخانه باشد. در این ساختار کد دوره، انواع مختلف داده، عملگرها، کدهای همزمان و متوالی نیز اساساً با زبان VHDL مرتبط هستند.

این دوره همچنین بر آموزش دانش‌آموزان در مورد جزئیات کامل مدارهای دیجیتال و نحوه تفسیر نحو VHDL و نحوه استفاده از آن برای طراحی مدارهای دیجیتال تمرکز دارد و اصلی‌ترین ویژگی متمایز آن این است که تمام موارد ضروری و ترکیبی را با جزئیات آموزش می‌دهد. در قالب مختصری از ویژگی ها در VHDL.

این دوره برای:

مناسب است

چه کسی می خواهد مفاهیم الکترونیک و مدارات دیجیتال را یاد بگیرد.

فارغ التحصیلان مهندسی (دانشجویان در سطح فارغ التحصیلی) برای دریافت مدرک لیسانس

برای انجام برخی پروژه ها با علاقه مندان VHDL مفید است.


یادگیری شاد

توسط

SkillGems Education

PUDI V V S NARAYANA







سرفصل ها و درس ها

بررسی سیستم های شماره Review of Number systems

  • سیستم و سیستم دیجیتال و سیستم های عددی چیست What is a system and Digital system and Number systems

  • سیستم های عددی Number systems

  • تبدیل سیستم اعداد Number system conversions

  • اعشاری به هر ریشه Decimal to any radix

  • اعشار به هر مبنای تبدیل Decimal to any radix conversion

  • گونه های دوتایی تا هشت ضلعی و دوتایی Binary to octal and binary taxa

  • حساب دودویی Binary Arithmetic

  • رادیکس مکمل است Radix complements

  • نمایش داده ها Data representations

  • نمایش داده ها Data representations

  • روش مکمل تفریق (10's. 2's.1's، 2's مکمل) کاهش یافته است Complement method of subtractions (10's. 2's.1's,2's complemts) diiminished

  • روش مکمل ریشه کاهش تفریق contd. ، diminished radix complement method of subtraction contd.,

  • تفریق مکمل 1 و 2 درجه سانتیگراد 1's and 2'sc complement subtraction

  • کدهای دودویی Binary codes

  • مسابقه 1 quiz1

جبر بولی Boolean Algebra

  • قضایای بولی Boolean theorems

  • قضیه دمورگان Demorgans theorem

  • تابع بولی Boolean function

  • دو تابع بولی Dual of a boolean functions

  • دو تابع بولی با مثال Duals of a boolean functions with examples

  • نمایش توابع بولی Representation of a boolean functions

  • فرم های SOP و POS SOP and POS forms

  • تبدیل SOP به فرم های CSOP یا SSOP Conversion of SOP into CSOP or SSOP forms

  • تبدیل POS به فرم CPOS یا SPOS Conversion of POS into CPOS or SPOS forms

  • تبدیل SOP به POS و سپس فرم های CPOS یا SPOS با چند مثال Conversion of SOP into POS and then CPOS or SPOS forms with few examples

  • تبدیل SOP به POS و سپس فرم های CPOS یا SPOS با چند مثال دیگر. Conversion of SOP into POS and then CPOS or SPOS forms with few examples contd.

  • معادل بودن دروازه های اصلی یا دروازه های جایگزین برای دروازه های اصلی Equivalence of basic gates or alternative gates for basic gates

  • چگونه می توان عبارات منطقی با گیت ها ساخت How to Buld a logic expressions with gates

  • به حداقل رساندن عبارات منطقی بولی Minimization of boolean logic expressions

  • تبدیل خاکستری به دودویی برعکس Grey to Binary Vice versa Conversions

  • نمای کلی نقشه کارنوگ 2،3،4 متغیر k-map) Overview of Karnaugh map 2,3,4 variable k-map)

  • 2 نقشه متغیر k 2 variable k-map

  • 3 نقشه متغیر k 3 variable k-map

  • 4 نقشه متغیر k 4 variable k-map

پیاده سازی مدارهای منطقی ترکیبی Implementation of Combinational logic circuits

  • مقدمه ای بر مدار منطقی ترکیبی Introduction to combinational logic circuit

  • روش تجزیه و تحلیل طراحی برای طراحی نیم جمع کننده مدار منطقی ترکیبی Design analysis procedure for design the combinational logic circuit half adder

  • طراحی یک جمع کننده کامل Design of a full adder

  • طراحی یک جمع کننده اضافی کامل ، Design of a full adder contd.,

  • نیمه تفریق کننده Half subtractor

  • تفریق کننده کامل Full subtractor

  • جمع دوتایی موازی parallel bianry adder

  • مکمل 1 با استفاده از جمع کننده های دوتایی موازی 1's complement using parallel binary adders

  • مکمل 2 با استفاده از جمع کننده های دوتایی موازی 2's complement using parallel binary adders

  • Adder-subtractor با جمع دوتایی موازی با استفاده از ورودی کنترل Adder-subtractor with parallel binary adders by using control input

  • رمزگشایی Decoder introduction

  • 2 تا 4 رمزگشایی 2 to 4 decoder

  • رمزگشایی 3 تا 8 3 to 8 decoder

  • پیاده سازی مدار منطقی 3 تا 8 رمزگشایی 3 to 8 decoder logic circuit implementation

  • معرفی رمزگذارها encoders introduction

  • رمزگذار 4:2 4:2 encoder

  • رمزگذار 8:3 8:3 encoder

  • Multiplexer چیست؟ What is Multiplexer

  • 21: موکس 21: Mux

  • 3:1 mux 3:1mux

  • 4:1 مولتی پلکسر 4:1 Multiplexer

  • مولتی پلکسر 8:1 8:1 Multiplexer

  • 8:1 MUX با استفاده از دو MUX 4:1 8:1 MUX using two 4:1 MUXes

  • 32 1:mux با استفاده از چهار 8: 1muxes 32 1:mux using four 8: 1muxes

  • Demultiplexer چیست؟ What is Demultiplexer?

  • 1:2 دیموکس 1:2 Demux

  • 1:4 دیموکس 1:4 Demux

  • دموکس 1:4 با استفاده از دو دموکس 1:2 1:4 demux using two 1:2 demuxes

  • 1:8 دیموکس 1:8 Demux

  • دموکس 1:8 با استفاده از چهار دموکس 1:2 1:8 demux using four 1:2 demuxes

  • دموکس 1:32 با استفاده از چهار دموکس 1:8 1:32 demux using four 1:8 demuxes

آشنایی با VHDL Introduction to VHDL

  • معرفی Introduction

  • جریان طراحی VHDL Design flow of VHDL

  • بخشهای اساسی طرح یا کد VHDL اساسی Fundamental sections of the basic VHDL design or code

  • انواع داده 1 Data types 1

  • ادامه نوع داده data type continuation

  • انواع داده های تعریف شده و زیر نوع User defined and subtype data types

  • انواع داده های امضا شده و بدون امضا Signed and Unsigned data types

  • آرایه ها Arrays

  • سوابق Records

  • عمومی Generic

  • اپراتورها Operators

  • عملگرهای حسابی Arithmetic operators

  • ویژگی های Attributes

  • ویژگی های تعریف شده توسط کاربر User defined attributes

  • همزمان و منطق آن (WHEN-SELECT-GENERATE استفاده) Concurrent & its logic (WHEN-SELECT-GENERATE Usage)

  • دستورات بلوک همزمان و منطقی آن-BLOCK و GUARDED Concurrent & its logic-BLOCK and GUARDED block statements

  • دستورات ترتیبی -Process -If -WAIT -CASE -LOOP Sequential Code -Process-If -WAIT -CASE -LOOP statements

  • برای در حالی که حلقه ها و اظهارات بعدی خروج For-While-loops and Next-Exit statements

  • سیگنالها ، ثابت و متغیر Signals ,Constant and Variable

مدارهای منطقی ترتیبی Sequential logic circuits

  • مقدمه ای بر مدار ترتیبی Introduction to sequential circuit

  • مقایسه مدارهای منطق ترکیبی و ترتیبی Comparision of combinational and sequential logic circuits

  • انواع مدارهای ترتیبی types of sequential circuits

  • ساعت چیست و چه ضرورتی دارد؟ what is the clock and it necessity?

  • چفت در مقابل فلیپ فلاپ latch versus flip flops

  • چفت S-R با استفاده از نند با استفاده از گیت های NAND S-R latch using nand using a NAND gates

  • ضامن دروازه ای S R S R Gated Latch

  • نه چفت Nor Latch

  • فلیپ فلاپ SR SR flip flop

  • نمودار زمان بندی فلیپ فلاپ SR Timing diagram of SR flip flop

  • جدول مشخصه فلیپ فلاپ SR Characteristic table for SR flip flop

  • جدول تحریک برای فلیپ فلاپ SR Excitation table for SR flip flop

  • فلیپ فلاپ Dflip flop

  • مشخصه فلیپ فلاپ D، نمودار تحریک و زمان بندی D flip flop characteristic,excitation and timing diagram

  • فلیپ فلاپ JK با استفاده از گیت NOR JK flip flop using NOR gate

  • جدول مشخصه و تحریک JK JK characteristic and excitation table

  • تبدیل فلیپ فلاپ SR به فلیپ فلاپ D Conversion of SR flip flop to D-flip flop

  • تبدیل فلیپ فلاپ SR به فلیپ فلاپ JK Conversion of SR flip flop to JK flip flop

  • تبدیل فلیپ فلاپ SR به فلیپ فلاپ T Conversion of SR flip flop to T flip flop

  • تبدیل فلیپ فلاپ JK به فلیپ فلاپ Convwersion of JK flip flop to Dflip flop

  • تبدیل فلیپ فلاپ D به فلیپ فلاپ JK Convwersion of D flip flop to JK flip flop

نمایش نظرات

آموزش طراحی منطق دیجیتال مدارهای دیجیتال
جزییات دوره
10.5 hours
104
Udemy (یودمی) Udemy (یودمی)
(آخرین آپدیت)
4,703
4.1 از 5
ندارد
دارد
دارد
جهت دریافت آخرین اخبار و آپدیت ها در کانال تلگرام عضو شوید.

Google Chrome Browser

Internet Download Manager

Pot Player

Winrar

SkillGems Education SkillGems Education

استادیار ، نویسنده ، Blogger & Life CoachP V V S Narayana ، از نظر حرفه ای معلم است و بعنوان نویسنده ، YouTuber ، Blogger ، کارآفرین فعالیت می کند. او به عنوان استادیار در کالج مهندسی مشغول به کار است. وی از معتبرترین مutesسسات کوزرا و در NPTEL دارای گواهی شخصی است وی مدرک کارشناسی ارشد را در VLSI & EMBEDDED SYSTEMS بدست آورد و از سال 2000 در مشاغل مختلف در زمینه آموزش شرکت داشته است. وی دانش عمیقی در زمینه الکترونیک ، سیستم های جاسازی شده ، مناطق VLSI دارد. او شیوه تدریس عملی را توسعه داده است. او همیشه به دانش آموزان انگیزه می دهد و با انجام کار دانش آموزان خود را به یادگیری دعوت می کند. او در زمینه خود متخصص است و بسته به نیاز می تواند مدارهای الکترونیکی و دیجیتالی را طراحی کند. او همچنین علاقه مند به یادگیری و تحقیق در مورد بهینه سازی موتور جستجو ، سیستم های مدیریت محتوا مانند وردپرس و افراد هک رشد بود.