نوشتن میزهای تست Verilog پس از تکمیل طراحی RTL همیشه سرگرم کننده است. می توانید به مشتریان اطمینان دهید که در سناریوهای آزمایش شده طرح بدون اشکال خواهد بود. همانطور که پیچیدگی سیستم روز به روز افزایش می یابد، System Verilog به دلیل قابلیت های قدرتمند و قابلیت استفاده مجدد، به گزینه ای برای تأیید تبدیل می شود که به مهندسان تأیید کمک می کند تا به سرعت باگ های پنهان را پیدا کنند. System Verilog از رویکرد ساختاریافته عقب است، در حالی که UVM برای تشکیل یک اسکلت عمومی سخت کار می کند. افزودن پایگاه داده پیکربندی، روشی را که در گذشته برای کار با زبان تأیید استفاده میکردیم تغییر میدهد. در عرض چند سال، مهندسان تأیید قابلیتهای UVM را شناختند و آن را به عنوان یک استاندارد واقعی برای تأیید طراحی RTL پذیرفتند. UVM یک دوره طولانی در حوزه تأیید خواهد داشت. از این رو، یادگیری در مورد UVM به متقاضیان VLSI کمک می کند تا در این حوزه شغلی را دنبال کنند.
این یک دوره آموزشی مبتنی بر آزمایشگاه است که به گونهای طراحی شده است که هر کسی با اصول UVM میتواند بفهمد که مهندسان تأیید چگونه از UVM برای تأیید RTLها و بلوکهای فرعی رایج در FPGA استفاده میکنند. این دوره شامل تایید مدار ترکیبی مانند جمع کننده ترکیبی، مدار متوالی مانند فلیپ فلاپ داده، رابط های ارتباطی مانند تولید کننده ساعت، UART، SPI و I2C و پروتکل های اتوبوس مانند APB، AXI و نمایش چند مفهوم مفید UVM مانند یک توالی سنجی مجازی، تحلیل TLM FIFO، و یک کتابخانه توالی.
رهبر توسعه دهنده FPGA @ FinTech
نمایش نظرات