CMOS نیمه سفارشی اصلی به یک روش طراحی در ساخت مدار مجتمع (IC) اشاره دارد که بین رویکردهای کاملاً سفارشی و کاملاً استاندارد شده (ASIC) تعادل برقرار می کند. این روش توسعه کارآمد آی سی های دیجیتال و سیگنال مختلط پیچیده را با ترکیب بلوک های عملکردی از پیش طراحی شده و تأیید شده (معروف به سلول های استاندارد) با بخش های قابل تنظیم متناسب با نیازهای برنامه خاص امکان پذیر می کند.
طراحی نیمه سفارشی CMOS اصلی بر کتابخانه های استاندارد شده سلول های منطقی از پیش طراحی شده، مانند گیت ها، فلیپ فلاپ ها و واحدهای حسابی تکیه دارد که برای عملکرد، مصرف انرژی و مساحت بهینه شده اند. این کتابخانهها حاوی سلولهای مختلفی با قابلیتها و قدرت محرکههای مختلف هستند که به طراحان در انتخاب اجزایی که به بهترین وجه با مشخصات طراحی آنها مطابقت دارند، انعطافپذیری ارائه میدهند. فرآیند طراحی به صورت سلسله مراتبی سازماندهی می شود، با بلوک های سطح بالاتر متشکل از سلول های استاندارد متصل به هم و بلوک های سطح پایین تر که منطق سفارشی شده یا مدارهای سیگنال مختلط را نشان می دهند. این ساختار سلسله مراتبی طراحی مدولار، استفاده مجدد از اجزای استاندارد شده و کاوش و بهینه سازی کارآمد طراحی را تسهیل می کند.
طراحی نیمه سفارشی CMOS اصلی، امکان ادغام بلوکهای طراحی شده سفارشی را که برای الزامات برنامههای کاربردی خاص طراحی شدهاند، فراهم میکند. این بلوکها معمولاً شامل مدارهای آنالوگ/سیگنال مختلط، آرایههای حافظه، یا توابع دیجیتال تخصصی هستند که به آسانی در کتابخانههای سلولی استاندارد موجود نیستند. طراحان انعطاف پذیری لازم را برای بهینه سازی این بلوک ها برای عملکرد، مساحت یا مصرف انرژی دارند و در عین حال از قابلیت اطمینان و پیش بینی متدولوژی های طراحی استاندارد مبتنی بر سلول استفاده می کنند.
تکیه آنلاین
نمایش نظرات